东京电子成功开发出400层以上的3D NAND技术

2023-06-12
阅读量 1532

东京电子(TEL)近日发布消息,宣布成功开发出一种存储芯片通孔蚀刻技术,可用于制造400层以上堆叠的3D NAND闪存芯片。研究团队开发的新工艺,首次将电蚀刻应用带入低温范围,并开创性地发明了具有极高蚀刻速率的系统。

图片

这项创新技术可以在短短33分钟内完成10微米深度的蚀刻,与此前的技术相比时间大大缩短。东京电子表示,该技术的应用不仅有助于制造更高容量的3D NAND,还能够将全球变暖的风险减少84%。

东京电子表示,开发这项技术的团队,将在6月11~16日于日本京都举办的2023年超大规模集成电路技术和工艺研讨会上发布最新成果和报告。

点击此处关注获取最新资讯!

f328f6db93164f84bb23c090c28e7db.png88c1a0acd98aa6023fcbfa1f2ebf421.png

1.本文整理自网络,如有侵权,请联系删除。

2.所刊内容仅代表作者观点,非闪德资讯立场。

我的评论

登录后评论

最新评论

渠道报价
查看更多

PC 2666

  • 一年
  • 半年
  • 三个月
  • 一个月

微信订阅

APP下载

存储未来,赢得先机

18126200184

Copyright©2008-2024 闪德资讯 版权所有 粤ICP备18080549号-1

粤公网安备 44030402002744号